Студопедия

Главная страница Случайная страница

КАТЕГОРИИ:

АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника






Типові задачі






 

1. Розробити функціональну схему інтерфейсу глобальної пам'яті для об'єднаної шини адреси і даних, якщо половину об’єму пам'яті займає постійна пам’ять (ПЗП).

2. Розробити функціональну схему інтерфейсу комунікаційної пам'яті для об'єднаної шини адреси і даних.

3. Розробити функціональну схему інтерфейсу комунікаційної пам'яті (КП) для розділеної шини адреси і даних. Об’єм КП - 2Мбайт. Побудувати карту розподілу адресного простору.

4. Розробити функціональну схему інтерфейсу локальної пам'яті для об'єднаної шини адреси і даних.

5. Розробити модуль локальної постійної пам’яті (ПЗП), об'ємом 128Кб, для системи з загальною шинами адресою и даних, якщо загальний адресної простір є 2М.

6. Розрахувати розрядність шини адресу та кількість модулів постійної пам’яті (ПЗП), об’ємом 1М, для системи з суміщеними шинами адресу і даних, якщо загальний адресний простір є 8М. Побудувати функціональну схему модуля пам’яті.

7. Розробити функціональну схему інтерфейсу глобальної пам'яті для об'єднаної шини адреси і даних, якщо половину об’єму пам'яті займає постійна пам’ять (ПЗП).

8. Розробити функціональну схему арбітра доступу до загального апаратного ресурсу (арбітр децентралізований, заявки з абсолютними пріоритетами, автомат синхронний).

9. Розробити функціональну схему інтерфейсу локальної пам'яті для розділеної шини адреси і даних.

10. Розробити функціональну схему арбітра доступу до загального апаратного ресурсу Вихідні дані: арбітр децентралізований, заявки з абсолютними пріоритетами, автомат асинхронний).

11. Розробити схему підключення до глобальної магістралі мультипроцесорної системи (шина адреси та шина даних розділені) двох пристроїв відповідно для вводу та виводу даних, адреси портів включити у загальний адресної простір ОП. Розробити селектора адреси. Вихідні дані: А(ЗП In) = 0 АBFh; А(ЗП Out) = 0 AFEh; адреси РС та РД (регістри стану та даних) відрізняються 8 розрядом.

12. Розробити функціональну схему арбітра доступу до загального апаратного ресурсу. Вихідні дані: арбітр централізований, заявки з динамічними пріоритетами, автомат асинхронний.

13. Розробити модуль локальної оперативної пам’яті (ОЗП) об’ємом 64Кб, для системи з загальними шинами адресу і даних, якщо загальний адресний простір є 1М.

14. Розрахувати розрядність шини адресу та кількість модулів постійної пам’яті (ПЗП), об’ємом 512Кб, для системи з розділеними шинами адресу і даних, якщо загальний адресний простір є 4М. Побудувати модуль пам’яті.

15. Побудувати систему з розподіленими пріоритетними перериваннями, якщо в системі 6 зовнішніх пристроїв. Пояснити принцип роботи.

16. Розробити модуль комунікаційної пам’яті об'ємом 128 К байт, для системи з об'єднаними шинами адреси і даних, якщо адресний простір системи становить 1М, максимальна ширина вибірки – 2 байти.

17. Розробити схему підключення до глобальної магістралі (розділені шина адреси та даних) мультипроцесорної системи двох пристроїв для виводу даних, адреси портів уключити у загальний адресний простір ОП. Розробити селектори адреси. Вихідні дані: А(ЗП1) = 0 ААFh; А(ЗП2) = 0 FАСh; адреси РС та РД (регістри стану та даних) відрізняються 6 розрядом.

 


Поделиться с друзьями:

mylektsii.su - Мои Лекции - 2015-2024 год. (0.011 сек.)Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав Пожаловаться на материал