Главная страница Случайная страница КАТЕГОРИИ: АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника |
Вопрос 3. D – триггеры.
Синхронный D - триггер состоит из асинхронного RS -триггера и схемы управления на ЛЭ. Он имеет информационный вход D и синхровход С. Его схема и условное обозначение показаны на рис.12.3. ЛЭ DD3-4 представляют собой RS-триггер, управляемый инверсными сигналами. Его устойчивое состояние обеспечивается комбинацией 1. При С =0 выходах обоих ЛЭ И-НЕ DD1-2 независимо от значения сигнала на входе D будут поддерживаться высокие уровни и триггер сохраняет предыдущее состояние. С приходом синхроимпульса С =1, при D =1 =0, а =1, и RS -триггер оказывается в состоянии Q =1. При D =0 =1, =0, и триггер переходит в состояние Q =0. Это значение не может измениться до прихода следующего синхроимпульса. Поэтому D -триггеры называют триггерами задержки - они задерживают информацию на такт. На схеме пунктиром показан вход Е, объединяющий два дополнительных И-входа. Этот вход расширяет возможности схемы. Его называют разрешающим. При Е =1 триггер работает в нормальном режиме, Е =0 дает возможность сохранить информацию при изменении сигналов на D - и С -входах. Такой триггер называют DV -триггером с разрешающим входом.
|