![]() Главная страница Случайная страница КАТЕГОРИИ: АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника |
Базовый элемент транзисторно-транзисторной логики
В рассмотренной ранее ДТЛ логике в качестве входных диодов используются транзисторные структуры с закороченными областями база-коллектор, обеспечивающие малую инерционность при переключении. Роль диодов смещения выполняют транзисторы с закороченными областями эмиттер-коллектор, которые имеют более высокое прямое падение напряжения по сравнению со входными диодами и большее время рассасывания накопленного заряда, что способствует ускорению запирания инвертора при отсутствии дополнительного источника питания U и.п3 (рисунок 10.13). Транзисторно-транзисторная логика (ТТЛ) была предложена в развитие ДТЛ с целью уменьшения площади элемента при сохранении выполнения функции И-НЕ [1]. Операция И реализуется с помощью многоэмиттерного транзистора (МЭТ). В отличие от одноэмиттерных транзисторов МЭТ содержит в базовой области p- типа несколько эмиттерных областей n+- типа. МЭТ можно представить в виде совокупности отдельных n-p-n транзисторов, число которых равно числу эмиттеров (рисунок 10.14), имеющих общую базу и коллектор. В схеме ТТЛ многоэмиттерный транзистор выполняет функцию диодной сборки ДТЛ. Коллекторный переход МЭТ смещен в прямом направлении, поэтому входные эмиттеры (транзисторы) могут быть либо в насыщении (U CE.SAT ≈ 0) либо в инверсном включении (на вход подается U 1) с малым значением входного тока (рисунок 10.15). Коллекторный переход играет роль диода смещения для задания Uпор передаточной характеристики и поддержания обратного тока в момент запирания инвертора VT1 (база шунтируется на землю через МЭТ).
Топология эпитаксиально - планарного МЭТ показана на рисунке 10.14, в. Здесь четыре эмиттера n Базовый логический элемент ТТЛ является элементом И-НЕ, т.е. реализует операцию «логическое умножение с отрицанием». В процессе развития схем ТТЛ был разработан ряд вариантов, отличающихся главным образом схемой инвертора. На рисунке 10.15 приведена принципиальная схема элемента ТТЛ с простым инвертором. Схема состоит из двух частей: первая (МЭТ) реализует функцию И, вторая (транзистор VT1) – функцию НЕ. Число входов стандартных схем (коэффициент объединения) Коб ≤ 8. При большем Коб улучшаются логические возможности ТТЛ, но ухудшаются ее динамические параметры. В реальных схемах элементов ТТЛ стандартный уровень лог. 0 U 0 ≤ 0, 4 В, а лог. 1 Рисунок 10.16 - ТТЛ схема при U 0 на входе (а) и U1 на входе (б)
При подаче хотя бы на один входной эмиттер напряжения логического нуля (потенциал земли) МЭТ входит в режим насыщения. Потенциал коллектора МЭТ, равный потенциалу базы VT1 будет соответствовать UСЕ.sat (~0, 1 В), и транзистор VT1 будет заперт. На выходе инвертора выделяется напряжение логической единицы U 1 = U ип (рисунок 10.16, а). Очевидно, что на выходе инвертора VT1 напряжение логического 0 может появиться только в случае, когда на все входы ТТЛ элемента подан высокий уровень U 1вх. Для примера (рисунок 10.16, б) подача на оба входа X1 = X2 = 1 высокого уровня (U ип) приводит к запиранию эмиттеров и переводу тока коллектора МЭТ в цепь базы VT1
где Up-n = 0, 7 В – прямое смещение коллектора МЭТ и эмиттера VT1. Этот ток приводит инвертор в режим насыщения с низким уровнем выходного напряжения – уровнем логического нуля U 0вых ≈ 0, 2 В. Таким образом, схема ТТЛ (рисунок 10.16) реализует функцию И-НЕ. Входной ток при U 0вх (вытекающий) определяется резистором RБ и U ип.
Входной ток при U1вх (втекающий) имеет значительно меньшее значение. Он представляет собой ток коллектора (n+- эмиттер) в инверсном включении МЭТ.
где Для увеличения нагрузочной способности и помехоустойчивости в ТТЛ-элемент встраивают дополнительный усилительный каскад или сложный инвертор (рисунок 10.17).
Рисунок 10.17 - ТТЛ-элемент со Рисунок 10.18 – Передаточная характеристика (а) сложным инвертором и входная (б) элемента ТТЛ
В этой схеме инвертор содержит три транзистора (VT1, VT2 и VT3), резисторы R1, R2, R3 и диод VD. Каскад на транзисторе VT1 называется фазорасщепляющим. Если на его базу поступало бы синусоидальное напряжение, то фазы переменного напряжения на эмиттере и коллекторе были бы противоположными. В статическом режиме это будет соответствовать противоположному направлению изменения потенциалов эмиттера и коллектора (если один растет, то другой уменьшается). Эмиттер транзистора VT1соединен с базой VT3, а коллектор VT1– с базой VT2. Поэтому коллекторные токи транзисторов VT2и VT3 изменяются в противоположных направлениях. Последнее и определило название части схемы на транзисторах VT1 и VТ3 как двухтактный каскад. Выходное напряжение элемента ТТЛ снимается с коллектора транзистора VT3. Диод VD, на котором имеется падение напряжения, обеспечивает закрытое состояние транзистора VT2, когда транзистор VTз открыт. Диод, таким образом, выполняет функцию смещения уровня потенциала. Действительно, когда VT3 открыт (открыт также VT1), потенциал коллектора VT1, равный потенциалу базы VT2 , составляет порядка 1 В: UB 2 = Up-n .3 + UСЕ.sat. 1. Этого потенциала недостаточно, чтобы протекал прямой ток базы IB 2 , так как для открывания VD необходим потенциал порядка 0, 6 В. Транзистор VT3 рассчитан на большой рабочий ток и имеет малое время выхода из режима насыщения при переключении схемы. Для приведенной схемы со сложным инвертором характерна высокая скорость переключения при большой емкостной нагрузке. Это объясняется тем, что заряд емкости СН, а также разряд происходят через низкоомную выходную цепь элемента ТТЛ. Зарядным током является ток эмиттера транзистора VT2, а разрядным – ток коллектора транзистораVT3 . Когда при пере-ключении VT2 закрывается, а VT3 открывается, ток коллектора VT3 обеспечивает быстрый разряд емкости СН , т.е. малое время переключения t 0, 1. Однако при переключении состояний выходных транзисторов VT2 и VT3 существует интервал времени, когда они оба открыты. Вследствие этого в цепи питания возникают кратковременные мощные сквозные импульсы тока, которые могут привести к появлению импульсной помехи. Для борьбы с этим в схемах на элементах ТТЛ необходимо использовать цепи питания с малой индуктивностью и предусматривать развязку между соседними частями схемы или отдельные источники питания. Передаточная характеристика элемента ТТЛ, приведенного на рисунке 10.17, показана на рисунке 10.18, а. Путем усложнения схемы (использования корректирующих цепей) можно получить характеристику, представленную штриховой линией. На рисунке 10.18, б показана входная характеристика. Для ее снятия на один из входов (например, Х1) подается входной сигнал U вх, а на остальные – уровень лог. 1 U 1вх. За положительное направление берется направление тока, входящего в элемент. Изменяя напряжение U вх на входе от U 0вх до U 1вх и регистрируя значения тока в цепи входа Х1, получаем входную характеристику. Пороговое напряжение элемента ТТЛ определяется прямым падением напряжения на коллектором p-n переходе МЭТ и эмиттером VT1: U 0пор ≈ 2 Up-n ≈ 1, 2 В. Напряжение логической единицы Существует значительное число модификаций базовых элементов ТТЛ. Например, использование в выходном каскаде составного транзистора с большим коэффициентом усиления по току повышает нагрузочную способность. Некоторые модификации схем элементов ТТЛ появились в связи с недопустимостью соединения выходов нескольких схем. Если такое соединение произвести в состоянии, когда один из элементов имеет на выходе низкий уровень U 0вых, а другой - высокий U 1вых, то через последовательно соединенные транзисторы VT2 одного элемента и транзистор VТз другого пойдет значительный ток – сквозной ток Однако в ряде цифровых устройств (микропроцессоры, микроконтроллеры) принципиально необходимо соединение выходов. Этому требованию удовлетворяет схема элемента ТТЛ с тремя состояниями (рисунок 10.19). Два состояния, как обычно, соответствуют на выходе уровням U 0вых или U 1вых. Третье состояние характеризуется бесконечно большим выходным сопротивлением: элемент как бы отключен от нагрузки, так как не отдает и не потребляет ток. Такой режим обеспечивается введением дополнительного транзистора VT4 и резистора R4. При подаче на дополнительный управляющий вход Z напряжения U 0вх транзистор VT4 закрывается и элемент ТТЛ работает как обычный. При подаче на вход Z напряжения U 1вх транзистор VT4 входит в режим насыщения, а VT1, VT2, VT3 закрываются (третье состояние). Выходы таких элементов можно присоединять к общей нагрузке, так как в любой момент времени нагрузка «обслуживается» только одним элементом, а все остальные находятся в третьем состоянии [25]. В ряде схем вместо транзистора VT4 и резистора R4 для получения трех состояний включают дополнительный диод VD0 между коллектором транзистора VT1 и «отключающим» входом X2 (цепь показана на рисунок 10.19 штриховой линией). При напряжении на этом входе X2 Рисунок 10.19 - ТТЛ-элемент с тремя состояниями выхода
Элементы с тремя состояниями выхода (типа ТС) кроме логических состояний 0 и 1 имеют состояние «отключено», в котором ток выходной цепи пренебрежимо мал. В это состояние (третье) элемент переводится специальным управляющим сигналом, обеспечивающим запертое состояние обоих транзисторов выходного каскада (VT2 и VT3 на рисунке 10.19). Сигнал управления элементом типа ТС обычно обозначается как ОЕ (Output Enable). При наличии разрешения (ОЕ = 1) элемент работает как обычно, выполняя свою логическую операцию, а при его отсутствии (ОЕ = 0) переходит в состояние «отключено». В ЦУ широко используются буферные элементы типа ТС для управляемой передачи сигналов по тем или иным линиям. Буферы могут быть неинвертирующими или инвертирующими, а сигналы ОЕ – U 1 или U 0, что ведет к наличию четырех типов буферных каскадов (рисунок 10.20). Выходы типа ТС отмечаются в обозначениях элементов значком треугольника, как на рисунке 10.20 или буквой Z (при выполнении документации с помощьюустройств вывода ЭВМ). Выводы типа ТС можно соединять параллельно, при условии, что в любой момент времени активным может быть только один из них. В этом случае отключенные выходы не мешают активному формировать сигналы в точке соединения выходов. Эта возможность позволяет применять элементы типа ТС в магистрально-модульных микропроцессорных и иных системах, где многие источники информации поочередно пользуются одной и той же линией связи.
Элементы типа ТС сохраняют такие достоинства элементов с логическим выходом, как быстродействие и высокая нагрузочная способность. Поэтому они являются основными в указанных применениях. В то же время они требуют обязательного соблюдения условия отключения всех выходов, соединенных параллельно при объединении n выходов. Нарушение этого условия может привести даже к выходу из строя самих элементов. Рассмотрим теперь элемент ТТЛ с открытым коллектором (рисунок 10.21). Элементы с открытым коллектором имеют выходную цепь, заканчивающуюся одиночным транзистором, коллектор которого не соединен с какими-либо цепями внутри микросхемы (рисунок 10.21). Транзистор управляется от предыдущей части схемы элемента так, что может находиться в насыщенном или запертом состоянии. Насыщенное состояние трактуется как отображение логического нуля, запертое – единицы. Насыщение транзистора обеспечивает на выходе напряжение U 0 (малое напряжение насыщения «коллектор-эмиттер»). Запирание же транзистора кого-либо уровня напряжения на выходе элемента не задает, выход при этом имеет фактически неизвестный «плавающий» потенциал, так как не подключен к каким-либо цепям схемы элемента. Поэтому для формирования высокого уровня напряжения при запирании транзистора на выходе элементов с открытым коллектором (типа ОК) требуется подключать внешние резисторы (или другие нагрузки), соединенные с источником питания. Несколько выходов типа ОК можно соединять параллельно, подключая их к общей для всех выходов цепочке U ип – R (рисунок 10.22). При этом можно получить режим поочередной работы элементов на общую линию, как и для элементов типа ТС, если активным будет лишь один элемент, а выходы всех остальных окажутся запертыми. Если же разрешить активную работу элементов, выходы которых соединены, то можно получить дополнительную логическую операцию, называемую операцией монтажной логики.
Рисунок 10.21 - Элемент ТТЛ с открытым коллектором Рисунок 10.22 - Реализация монтажной логики на элементах с ОК При реализации монтажной логики высокое напряжение на общем выходе возникает только при запирании всех транзисторов, так как насыщение хотя бы одного из них снижает выходное напряжение до уровня U 0. То есть для получения логической единицы на выходе требуется единичное состояние всех выходов: выполняется монтажная операция И. Поскольку каждый элемент выполняет операцию Шеффера над своими входными переменными, общий результат окажется следующим:
В обозначениях элементов сОКпосле символа функции ставится ромб с черточкой снизу. При использовании элементов с ОК в магистрально-модульных структурах требуется разрешать или запрещать работу того или иного элемента. Для элементов типа ТС это делалось с помощью специального сигнала ОЕ. Для элементов типа ОК в качестве входа ОЕ, может быть использован один из обычных входов элемента. Если речь идет об элементе И-НЕ, то, подавая 0 на любой из входов, можно запретить работу элемента, поставив его выход в разомкнутое состояние независимо от состояния других входов. Уровень 1 на этом входе разрешит работу элемента. Положительной чертой элементов с ОК при работе в магистрально-модульных системах является их защищенность от повреждений из-за ошибок управления, приводящих к одновременной выдаче на шину нескольких слов, а также возможность реализации дополнительных операций монтажной логики. Недостатком таких элементов является большая задержка переключения из 0 в 1. При этом переключении происходит заряд выходной емкости сравнительно малым током резистора R. Сопротивление резистора нельзя сделать слишком малым, т. к. это привело бы к большим токам выходной цепи в статике при насыщенном состоянии выходного транзистора. Поэтому положительный фронт выходного напряжения формируется относительно медленно с постоянной времени RС. До порогового напряжения (до середины полного перепада напряжения) экспоненциально изменяющийся сигнал изменится за время 0, 7RС, что и составляет задержку
а) б) Рисунок 10.23 – Схемы для расчета минимального (а) и максимального (б) значений сопротивления внешней цепи в каскадах с открытым коллектором
При работе с элементами типа ОК проектировщик должен задать сопротивление резистора R, которое не является стандартным, а определяется для конкретных условий. Анализ статических режимов задает ограничения величины сопротивления R снизу и сверху. Значение сопротивления резистора R выбирается в этом диапазоне с учетом быстродействия схемы и потребляемой ею мощности. Ограничение снизу величины сопротивления резистора R связано с тем, что её уменьшение может вызвать перегрузку насыщенного транзистора по току. На рисунке 10.23, а показан режим, в котором нулевое состояние выхода схемы обеспечивается элементом 1 с ОК. Из этого рисунка видно, что через выход элемента 1 протекает суммарный ток, складывающийся из токов резистора, входных токов логических элементов (ЛЭ1...ЛЭ n) и токов выходов запертых транзисторов элементов с ОК 2... m, т. е.
где
Ограничение сверху величины сопротивления резистора R связано с необходимостью гарантировать достаточно высокий уровень напряжения U1, формируемого в схеме при запертом состоянии всех выходов элементов с ОК. Из схемы (рисунок 10.23, б) видно, что U 1 = U и.п – IRR. В то же время IR = mIZ + nIвх .1.max . Из полученных выражений следует
где Uвых .1.min – паспортный режим элемента. Имея границы диапазона значений сопротивления резистора R, полученные, как показано выше, проектировщик должен выбрать некоторое конкретное его значение. Выбор вблизи нижней границы улучшает быстродействие схемы, а выбор вблизи верхней уменьшает потребляемую схемой мощность. Для повышения быстродействия элементов ТТЛ в них используют транзисторы с диодом Шоттки (см. § 7.10.5). Так в схеме со сложным инвертором (рисунок 10.17) все транзисторы, кроме VT2, работающего в активном режим, заменяют транзисторами с диодом Шоттки. При этом время рассасывания оказывается пренебрежимо малым, а средняя задержка уменьшается до 1…2 нс при Рср = 10…20 мВт. Для элементов ТТЛ, содержащих транзисторы с диодом Шоттки, характерно пониженное значение помехи U 0п, что связано с повышением напряжения U 0 на ~0, 3 В. Кроме того уменьшается величина порога переключения вследствие увеличения напряжения насыщения коллектор-эмиттер многоэмиттерного транзистора. Логический элемент со сложным инвертором по сравнению с простым занимает значительно большую площадь кристалла. По этой причине, а также вследствие сравнительно большой потребляемой мощности его применение ограничено цифровыми микросхемами малой и средней степени интеграции.
|