![]() Главная страница Случайная страница КАТЕГОРИИ: АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника |
Инвертор на комплементарных МДП транзисторах КМДП
При использовании в качестве нагрузки МДП-транзистора с другим типом канала, чем у переключательного, получается схема инвертора на комплементарных транзисторах (рисунок 10.51, а) или инвертора с активной нагрузкой. Подложка n- МДП транзистора подключается к точке с наименьшим потенциалом (земле), а подложка p- МДП транзистора – к точке положительного потенциала (U и.п) (рисунок 10.51, а, в). Тем самым исключается отпирание p-n перехода, изолирующего каналы МДП структур от подложек. Таким образом, схема инвертора представляет собой нормальное включение исток-сток двух последовательных p- и n- канального МДП-транзисторов. Входной сигнал подводится к объединенным затворам. Если Uвх = 0, UЗИ 1 = 0 и, следовательно, VTn закрыт. При этом напряжении входа
а) б)
![]() в) Рисунок 10.51 - Электрическая схема (а), электро-механический аналог (б) и структура (в) КМДП-инвертора
Если на вход подается напряжение высокого уровня Передаточная характеристика инвертора представлена на рисунке 10.52, а. Метод ее построения и форму можно пояснить с помощью рисунка 10.52, б. На нем сплошными линиями изображены стоковые характеристики n- канального транзистора (VT n) При напряжении входа Когда входное напряжение достигает напряжения порога инвертора
Рисунок 10.52 - Передаточная характеристика (а) и выходные характеристики (б) КМДП-инвертора
Из условия равенства токов VTn и VTp на пентодном участке, аналогично (10.31), получим выражение для порогового напряжения инвертора
где Оптимальная форма передаточной характеристики достигается при одинаковых параметрах транзисторов: Следующим положительным свойством КМДП инвертора является сохранение симметричной передаточной характеристики и относительной помехоустойчивости при изменении напряжения источника питания в широком диапазоне, например, от 2 В до 15 В. Этим свойством не обладают другие типы инверторов, за исключением интегральной инжекционной логики, где питающий ток может изменяться на три и более порядков. Работоспособность КМДП инвертора сохраняется при U и.п , при котором оно превышает большую из величин При оценке потребляемой мощности статическими потерями PS, описываемыми уравнением (10.36) можно пренебречь и учитывать только динамические потери согласно выражению (10.35),
Кроме того, следует учитывать, что во время переключения, когда входное напряжение изменяется от
Эти токи вносят дополнительные динамические потери, которые возрастают линейно с ростом частоты переключений. Быстродействие инвертора оценивается средней задержкой
Нагрузочная емкость складывается из суммарной емкости входов n (CЗИ.n + CЗИ.p), емкости соединительных проводников nСпров и выходной емкости инвертора, равной сумме емкостей переходов сток-подложка обоих транзисторов:
В случае
Передний фронт может быть рассчитан аналогично МДП инвертору с D-нагрузкой при начальных условиях Uвых (0) = 0.
Эти уравнения аналогичны уравнениям (10.40) при U 0 = 0. Постоянные времени τ n и τ p определяются следующим образом:
где bn и bp – удельная крутизна n- канального и p- канального МДП-транзисторов. Несмотря на бó льшую емкость КМДП инвертора, его быстродействие может быть выше, чем у n- МДП инвертора, так как зарядный ток, задаваемый активным p- канальным транзистором значительно выше, чем ток D-нагрузки. Последний нельзя увеличивать из-за роста напряжения U 0 (10.32) и снижения помехоустойчивости; в то же время ток p- канального транзистора не влияет на U 0 КМДП инвертора. Время задержки КМДП инверторов в составе СБИС составляет 2…0, 5 нс; работа переключения – 0, 1…0, 5 пДж. КМДП инвертор подвержен эффекту «защелкивания» или тиристорному эффекту. На рисунке 10.51, в в разрезе показан КМОП-инвертор, выполненный на кремниевой подложке. Сток нагрузочного p- канального МОП-транзистора и сток активного n- канального МОП-транзистора соединены металлическим проводником. Выводы питания и «земли» также соединены металлическим проводником. В данном примере входное напряжение Uвх прикладывается к затворам обоих полевых транзисторов, выполненным из поликристаллического кремния. Для формирования в кремниевой подложке с p- проводимостью p- канального полевого МОП-транзистора, как показано на рисунке 10.51, в, в этой подложке обычно выполняют локальную область с n- проводимостью (колодец с n- проводимостью), а в ней в свою очередь формируют указанный транзистор. (В подложке с n- проводимостью выполняют колодец с p- проводимостью.) Для обеспечения изоляции между подложкой и колодцем подложка с p- проводимостью и колодец с n- проводимостью должны быть присоединены к участкам схемы с самым низким и самым высоким потенциалом соответственно. Таким образом, в инверторе на рисунке 10.51, в фактически формируется паразитная структура вида p-n-p-n, показанная на рисунке 10.53. В сущности, она аналогична структуре тиристоров, используемых для управления сильными токами. Через тиристор в закрытом состоянии ток не проходит. Однако, если под влиянием каких-либо внешних воздействий тиристор включается, то он будет находиться в состоянии проводимости вплоть до момента отключения источника питания. Если в КМОП-инверторе паразитная структура вида p-n-p-n переходит в состояние проводимости, то на участке между источником питания U и.п и «землей» возникает режим, близкий к режиму короткого замыкания, вследствие чего становится возможны не только нарушения нормальной работы инвертора, но и возникает угроза его разрушения. Этот эффект называют эффектом «защелкивания» КМОП-структуры. Для возникновения этого эффекта необходимо, чтобы коэффициенты усиления по току паразитных транзисторов, показанных на рисунке 10.53, в сумме превышали единицу. Это обстоятельство весьма важно при расчете схемы инвертора. Для того чтобы предотвратить этот эффект, некоторые технологические меры могут быть приняты на этапе изготовления КМОП-структуры. Однако наличие колодцев, формирование которых и приводит к образованию паразитной p-n-p-n- структуры, всегда оставляет возможность того, что указанный эффект с большей или меньшей вероятностью все же проявит себя. Поэтому необходимо принимать все меры к тому, чтобы исключить «запуск» p-n-p-n- структуры, вызванный, например, электростатическими наводками, резким изменением уровня сигнала (питания), температурой и радиацией.
Рисунок 10.53 - Эквивалентная схема паразитной p-n-p-n- структуры КМОП-транзистора
Для предотвращения эффекта «защелки» необходимо разносить n- канальные и p- канальные транзисторы, шунтировать исток-подложку по всей ширине истока, включать разделительные высоколегированные противоканальные области n + и p+- типа для уменьшения коэффициентов передачи тока паразитных транзисторов α p-n-p и α n-p-n. Все эти меры ведут к увеличению размеров элемента и снижению быстродействия. Радикальным методом подавления тиристорного эффекта является изготовление КМДП ИС на диэлектрических подложках, в частности, на сапфире (кристаллический окисел алюминия Al2O3). КМОП-структуры, реализованные методом гетероэпитаксии на сапфировой подложке (КМОПСП) имеют много преимуществ перед КМОП-структурой на объемной кремниевой подложке. Они обладают большим быстродействием, меньше по размерам, повышенной температурной и радиационной стойкостью. Однако стоимость сапфира гораздо дороже кремния. Как p- МОП, так и n- МОП транзисторы формируются как отдельные элементы (рисунок 10.54). Соединения выполняются на сапфировой подложке. Поскольку диффузионные области стока и истока располагаются непосредственно на сапфировой подложке, являющейся хорошим изолятором, величина паразитных емкостей значительно меньше, чем у обычных КМОП-схем. В частности, паразитные емкости между областями стока и истока и землей, составляющие почти половину всех паразитных емкостей обычной КМОП-схемы, становятся незначительными. Кроме того, охранные кольца, занимающие большие площади в обычных КМОП-структурах, полностью исключены из структуры КМОПСП, что позволяет довольно близко располагать p- МОП и n- МОП транзисторы. В результате быстродействие увеличивается в два-три раза. Во столько же раз сокращается по сравнению с традиционными КМОП-структурами площадь кристалла. Значительно снижено потребление мощности на высоких частотах, а произведение временнó й задержки на мощность ниже, чем у любого другого типа ИС, на кремнии.
Рисунок 10.54 - Структура КМОП на сапфире
Сапфировые пластины в несколько раз дороже кремниевых. Другую проблему представляет относительно низкий процент выхода годных пластин. Из-за этих недостатков применение ИС КМОПСП ограничено главным образом областями, где предъявляются очень высокие требования к характеристикам компонентов. Поскольку сапфир обладает низкой теплопроводностью, КМОПСП могут работать только в том случае, если потребляемая ими мощность не превышает одной трети той мощности, в пределах которой сохраняют работоспособность n- МОП и p- МОП структуры на кремниевой подложке. Поэтому в ИС других типов сапфировые подложки не применяются, хотя были попытки использовать их для n- МОП схем с транзисторами, работающими в режиме обеднения. Длина канала в транзисторах, как правило, составляет 3-5 мкм, при этом время задержки лежит в диапазоне от 1-2 до 2-3 нс соответственно. Дальнейшая доработка позволила понизить время задержки до 200 пс/вентиль при длине канала 0, 5 мкм. Однако максимальное быстродействие любого типа ИС обычно измеряется в кольцевой схеме, а в других типах схем, в которых каждая МОП-ячейка имеет большое количество нагрузок, быстродействие значительно снижается в отличие от ТТЛ или ЭСЛ-схем, где зависимость от числа нагрузок не выражена столь явным образом.
|