![]() Главная страница Случайная страница КАТЕГОРИИ: АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника |
Инверторы на МДП-транзисторах
В современной микроэлектронике более 90% СБИС реализуются на МДП-транзисторах. Такое положение обусловлено более простой структурой МДП-транзисторов, при уменьшении размеров которых достигаются высокая степень интеграции и быстродействие, а также более высокой функциональной гибкостью по сравнению с биполярными ИС. В отличие от последних МДП-схемотехника наряду с применением типовых логических элементов широко использует аналоговые ключи или вентили передачи, элементы энергонезависимой памяти, динамический режим работы, что позволяет реализовать на их основе все многообразие систем и устройств обработки цифровой информации.
Рисунок 10.44 - Виды нагрузок МОП инверторов
В современных МДП БИС резистивные нагрузки практически не применяются, за исключением некоторых типов запоминающих устройств. Замена резистора транзистором с индуцированным каналом позволила значительно увеличить степень интеграции ИС, а также быстродействие за счет меньшей площади и паразитной емкости (нагрузка Е-типа). Еще большие плотность упаковки и быстродействие обеспечивает применение в качестве нагрузки МОП транзистора со встроенным каналом, работающим на обеднение (D-нагрузка), так как площадь, занимаемая этим транзистором меньше, чем площадь МОП транзистора с индуцированным каналом.
Рисунок 10.45 - Выходные характеристики активного элемента и нагрузочные кривые для R, E и D- нагрузки
Рассмотрим поведение инверторов с различными типами пассивных нагрузок. При уменьшении входного напряжения (рисунок 10.43), выходное напряжения V вых (рисунок 10.46, а) инвертора с D-нагрузкой увеличивается быстрее, чем в схеме с резисторной R и в схеме с Е-нагрузкой, поскольку в этой схеме обеспечивается постоянство тока IН в большом диапазоне напряжений (рисунок 10.46, б). Таким образом, МОП-инвертор с D-нагрузкой обладает более высоким быстродействием, чем МОП-инверторы с резисторной нагрузкой или с нагрузкой, работающей в режиме обогащения (Enrich – Е-нагрузка). При той же потребляемой мощности быстродействие инвертора с D-нагрузкой увеличивается в 3…5 раз. Логический размах в инверторе с D-нагрузкой больше, чем в инверторе с Е-нагрузкой на величину порогового напряжения Е-транзистора. Напряжение логической единицы D-инвертора практически равно напряжению источника питания. Кроме того передаточная характеристика имеет более нелинейный характер, чем в других двух схемах (рисунок 10.46, в), что повышает воспроизводимость логических сигналов и помехоустойчивость. Дополнительным преимуществом инвертора с D-нагрузкой является бó льшая устойчивость к колебаниям напряжения источника питания, обусловленная обеспечением постоянства тока в нагрузке. По приведенным выше причинам МОП-инверторы с D-нагрузкой нашли широкое применение в БИС и СБИС.
Рисунок 10.46 - Сравнение характеристик схем с разной нагрузкой (D – МОП транзистор, работающий в режиме обеднения; R – резистор; Е – МОП-транзистор, работающий в режиме обогащения): а – зависимость Uвых от времени; б – зависимость iН от Uвых ; в – передаточная характеристика
Проведем оценку параметров передаточной характеристики инвертора с D-нагрузкой (рисунок 10.47). Если на вход инвертора подается напряжение низкого уровня U 0 < Uпор.а, где Uпор.а – пороговое напряжение активного транзистора, то последний закрыт. Пассивный транзистор всегда открыт независимо от входного напряжения. Если выход инвертора нагружен на входы аналогичных элементов, т. е. затворы МОП-транзисторов с большим сопротивлением, то напряжение на выходе соответствует высокому уровню U 1 ≈ U и.п (рисунок 10.45). При этом ток, протекающий через транзистор -нагрузку, пренебрежимо мал. Если на вход подается высокий уровень U 1 = U и.п , то транзистор VTa открыт, и выходное напряжение соответствует низкому уровню U 0. При этом через инвертор протекает большой ток IС.нас нагрузочного транзистора (рисунок 10.45). До напряжения входа Uвх ≤ Uпор.а , выходное напряжение передаточной характе-ристики (рисунок 10.47, б) соответствует U 1. Участок I спада выходного напряжения соответствует триодному режиму (работа на крутом участке ВАХ) нагрузочного транзистора. Участок II соответствует пентодным (пологий участок ВАХ) режимам работы активного и нагрузочного транзистора. При этом входное напряжение равно пороговому напряжению инвертора На третьем участке передаточной характеристики (U вх > U инв) активный транзистор работает на триодном, а пассивный – пентодном участках выходных ВАХ.
а) б) Рисунок 10.47 - Электрическая схема (а) и передаточная характеристика (б) МДП инвертора с D -нагрузкой
На триодном и пентодном участках ВАХ МОП транзисторы описываются следующими выражениями (9.51), (9.52):
где Для нагрузочного МОП-транзистора со встроенным каналом, работающим в режиме обеднения, знаки перед UЗИ и Uпор меняются на обратные. При входном напряжении UЗИ = Uвх = Uинв оба транзистора работают на пентодных участках ВАХ. Из условия IС.а = IС.Н, получим:
В выражениях (10.31) индекс «а» относится к активному транзистору, индекс «Н» – нагрузочному. Величина bR, называемая также коэффициентом инвертора, определяется отношением коэффициентов усиления активного и нагрузочного транзистора, для инверторов с D-нагрузкой лежит в диапазоне (1…5). При одинаковых размерах активного и нагрузочного транзисторов (bR = 1) пороговое напряжение инвертора равно сумме пороговых напряжений транзисторов (10.31). При увеличении bR Uинв уменьшается, но не может быть меньше Uпор.а . Подбирая величину bR, можно установить пороговое напряжение Uинв равным половине напряжения питания и обеспечить таким образом достаточный запас по помехоустойчивости, что обычно и делают при проектировании БИС.
Напряжение логического нуля U 0 может быть оценено из условий:
При выводе (10.32) пренебрегли величиной второго порядка малости
В случае МОП-транзисторов, работающих в режимах обогащения/обеднения (D-нагрузка), ток при закрытом транзисторе (U вх = U 0) практически равен нулю, и статической потребляемой мощностью в транзисторе можно пренебречь. Однако если транзистор открыт (U вх = U 1), то через него проходит ток
Если предположить, что в реальных схемах транзистор открыт приблизительно половину рабочего времени, то потребляемая мощность, таким образом, составит половину того уровня, который дает уравнение (10.34). Вместе с тем, поскольку работа схемы сопровождается потерями, связанными с зарядкой-разрядкой нагрузочной емкости, реальное потребление мощности превысит рассчитанное по формуле (10.34). Аппроксимировав статические емкости двух полевых МОП-транзисторов, соединительных проводников и входа следующего каскада посредством конденсатора СН , как показано на рисунке 10.48, можно рассчитать, что на одном цикле зарядки потребляется энергия, равная
где
а – эквивалентная схема для расчета заднего фронта, Uвых (0) = U 1; б – эквивалентная схема для расчета переднего фронта, Uвых (0) = U 0
Итак, на один инвертор, выполненный на МОП-транзисторах, работающих в режимах обогащения/обеднения, средняя потребляемая мощность составляет
Теперь рассмотрим вопрос о временных характеристиках МОП-инверторов. Для простоты заменим, как это было сделано на рисунке 10.48, нагрузку одним линейным конденсатором СН и, используя эквивалентные схемы рисунка 10.49, а, б, рассчитаем длительность переднего и заднего фронтов импульса для инвертора, выполненного на МОП-транзисторах, работающих в режимах обогащения/обеднения. Емкость СН можно приближенно считать как сумму собственной паразитной емкости в точке выхода инвертора (С 0) и паразитной емкости Ci, умноженной на коэффициент разветвления по выходу, т. е. в виде С 0 + nCi. (Паразитные емкости соединительных проводников включены в состав Ci). В схеме рисунка 10.49, а влиянием нагрузочного полевого МОП-транзистора, работающего в режиме обеднения, можно пренебречь. Переходные характеристики схем рисунка 10.49, а и б описываются следующими дифференциальными уравнениями [5]. Для заднего фронта
Для переднего фронта
Решив эти уравнения при начальных условиях, указанных на рисунке 10.49, получим следующие результаты. Для заднего фронта
Для переднего фронта
где τ а, τ Н – постоянные времени, нормированные на единицу напряжения, определяемые как
ba, bH – удельная крутизна активного и нагрузочного транзисторов соответственно. Результаты расчета Uвых (t) по уравнениям (10.39) и (10.40) схематично представлены на рисунке 10.50. Как следует из указанных уравнений и соответствующий кривых, в рассматриваемых инверторах передний и задний фронты импульса несимметричны.
Другими словами, это отношение равно коэффициенту инвертора bR. Отсюда вытекает, что как с точки зрения характеристики передачи инвертора по постоянному току, так и с точки зрения его временной характеристики величина bR должна быть оптимальной. Однако на величину bR накладываются ограничения, описываемые соотношениями (10.31) и (10.33), ввиду чего на практике bR обычно имеет значение в диапазоне 3-4 и более, и в МОП-структурах, выполненных на транзисторах, работающих в режимах обогащения/обеднения, асимметрия переднего и заднего фронтов импульсов неизбежна. Это специфическая особенность логических схем с отношением, в которых характеристики инверторов определяются отношением геометрических параметров полевого МОП-транзистора, включенного со стороны нагрузки, и полевого МОП-транзистора, включенного со стороны возбуждения (bR).
Рисунок 10.50 - Время нарастания и спада в инверторах на полевых транзисторах, рабо-тающих в режимах обогащения/обеднения
Быстродействие инвертора оценивается средней задержкой
так как длительность фронта нарастания напряжения больше, чем время спада (10.42) (см. рисунок 10.50). Длительность t 0, 1 определяется постоянной времени t 2 (10.40), которая, в свою очередь, зависит от постоянной времени нагрузочного транзистора tН. В зависимости от размеров транзисторов (СН) время задержки, измеренное в кольцевом генераторе инверторов, составляет от десятков до единиц наносекунд. Работа переключения определяется величиной логического размаха, соизмеримого с напряжением источника питания
где К – коэффициент порядка единицы (уменьшается при увеличении напряжения подложки). Величина работы переключения в зависимости от нагрузки (СН) находится в диапазоне (0, 3…3 пДж) для транзисторов СБИС.
|