![]() Главная страница Случайная страница КАТЕГОРИИ: АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатикаИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханикаОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторикаСоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансыХимияЧерчениеЭкологияЭкономикаЭлектроника |
Разработка принципиальных схем функциональных блоков проектируемого кодека⇐ ПредыдущаяСтр 12 из 12
Для построения блока кодера КРИ-1/2 (КРИ-1/3 кодера) будем использовать следующие ИМС: КР1533ТМ8, K555ИЕ5, К155ЛИ5.
К155ЛИ5 представляет собой микросхему, содержащую 2 логических элемента, выполняющих функцию И.
ФПСк (ФПСд) выполнен в виде схем умножения полиномов (многочленов) и реализуется со встроенным сумматором по модулю два и сдвиговым регистром. Содержит микросхемы КР1533ТМ8 и К555ЛП5.
Данный ФПСк используется для формирования проверочной последовательности, а также для создания кодовой последовательности. Для построения блоков АСП и ФСП (декодера) будем использовать триггер КР1533ТМ8 и некоторую совокупность встроенных сумматоров по модулю два (К555ЛП5). Пороговый элемент будем реализовывать на микросхеме К155ЛИ5. Для построения блока КО необходимо два регистра сдвига (т.к. k0=2), каждый из которых содержит по 2 ячейки памяти (для этого потребуется 2 триггера КР1533ТМ8), а также микросхема К155ЛИ5, которая выполняет функцию И. Блок КОИ-2/1 выполнен в виде мультиплексора (КР1533КП2), в котором содержится два адресных входа, управляемых с помощью счетчика микросхемы К555ИЕ5. КР1533КП2 – это двойной четырехвходовый селектор-мультиплексор, имеющий общие адресные входы выбора S0 и S1. Каждый мультиплексор имеет по четыре информационных входаи собственный вход разрешения Ea(Eb) с активным низким уровнем напряжения, выход прямой. Если на вход Ea(Eb) подать высокий уровень напряжения, то логический уровень на выходе будет низким независимо от сигналов, действующих на информационных и адресных входах. Если на вход Ea(Eb) подать напряжение низкого уровня, то в соответствии с кодом, набранным на адресных входах S0 и S1, разрешается работа только одного информационного входа каждого мультиплексора. Так как управление мультиплексором осуществляется с помощью входа разрешения E (активный уровень – низкий), то для создания активного уровня на разрешающем входе необходима схема инвертора. В качестве инвертора будем использовать микросхему КР1533ЛН1,
Принципиальные электрические схемы кодера и декодера приведены в приложениях 1 и 2 к курсовому проекту соответственно.
|